#### **E2**

#### Exercici 1. (0,25 punts)

Quin és el rang de valors representable en Ca2 i 7 bits?

### Exercici 2. (0,75 punts)

Donat el següent circuit CLC i els vectors de 8 bits d'entrada X i Y, completeu la següent taula.

| X        | Y        | CLC                                                                                         | W | Wu | Ws | a | b | С | d |
|----------|----------|---------------------------------------------------------------------------------------------|---|----|----|---|---|---|---|
| 01110111 | 11111110 | LTU (X u <yu)< td=""><td></td><td></td><td></td><td></td><td></td><td></td><td></td></yu)<> |   |    |    |   |   |   |   |
| 11111110 | 00111010 | EQ (X=Y)                                                                                    |   |    |    |   |   |   |   |
| 11111111 | 11010101 | LT(X <sub>s</sub> <y<sub>s)</y<sub>                                                         |   |    |    |   |   |   |   |



#### Exercici 3. (1,5 punts)

Donat el següent circuit CLS especifiqueu un camí crític i el seu temps de propagació. Per identificar el camí, indiqueu el nom de cada senyal i bloc en l'ordre en que el camí es propaga pel circuit. Per cada bloc que el camí travessi indicar per quina entrada i sortida el camí passa. Calculeu el temps de cicle mínim tenint en compte els temps de propagació dels diferents elements del circuit.



Les entrades tarden 30ut en estabilitzar-se. Les sortides han d'estar estables 15ut abans no es produeixi el flanc ascendent del rellotge.

Camí Crític:  $T_{cicle} =$ 

## Exercici 4. (2,5 punts)

Donat el següent graf d'estats que descriu el funcionament d'un CLS, es demana:

1. Ompliu la porcions corresponents als estats 011 i 100 de la taula de transicions. Especifiqueu la taula de sortides. (1 punt)

| q2 | q1 | q0 | w1 | w0 |
|----|----|----|----|----|
| 0  | 0  | 0  |    |    |
| 0  | 0  | 1  |    |    |
| 0  | 1  | 0  |    |    |
| 0  | 1  | 1  |    |    |
| 1  | 0  | 0  |    |    |
| 1  | 0  | 1  |    |    |
| 1  | 1  | 0  |    |    |
| 1  | 1  | 1  |    |    |
|    |    |    |    |    |



|    |    |    |           |    |                 | •               |                 |  |
|----|----|----|-----------|----|-----------------|-----------------|-----------------|--|
| q2 | q1 | q0 | <b>x1</b> | x0 | q2 <sup>+</sup> | q1 <sup>+</sup> | q0 <sup>+</sup> |  |
| 0  | 1  | 1  | 0         | 0  |                 |                 |                 |  |
| 0  | 1  | 1  | 0         | 1  |                 |                 |                 |  |
| 0  | 1  | 1  | 1         | 0  |                 |                 |                 |  |
| 0  | 1  | 1  | 1         | 1  |                 |                 |                 |  |
| 1  | 0  | 0  | 0         | 0  |                 |                 |                 |  |
| 1  | 0  | 0  | 0         | 1  |                 |                 |                 |  |
| 1  | 0  | 0  | 1         | 0  |                 |                 |                 |  |
| 1  | Ω  | Ω  | 1         | 1  |                 |                 |                 |  |

2. Ompliu el següent cronograma simplificat d'acord amb el comportament esperat pel CLS descrit en el graf d'estats. (0,5 punt)

| Cicle                                        | 0   | 1  | 2  | 3  | 4  | 5  | 6  | 7  | 8  |
|----------------------------------------------|-----|----|----|----|----|----|----|----|----|
| X <sub>1</sub> X <sub>0</sub>                | 00  | 10 | 01 | 11 | 00 | 10 | 01 | 00 | 11 |
| $\mathbf{q_2} \ \mathbf{q_1} \ \mathbf{q_0}$ | 000 |    |    |    |    |    |    |    |    |
| W <sub>1</sub> W <sub>0</sub>                |     |    |    |    |    |    |    |    |    |

3. Suposem ja feta una implementació del CLS segons el model de Moore i utilitzant una única ROM i un multiplexor de busos. Quants biestables son necessaris? Quantes paraules te la ROM i quants bits per paraula? Quant val k si el multiplexor de busos es un MUX-k-1? Quants bits te cada bus del multiplexor? (1 punt)

| #Biestables | #Paraules ROM | #Bits/Paraula ROM | k | #Bits/Bus |
|-------------|---------------|-------------------|---|-----------|
|             |               |                   |   |           |

| Prova E2 |      |      | IC 2012-2013 Q1 |
|----------|------|------|-----------------|
| Cognome  | Nom: | Grun |                 |

## Exercici 5. (1 punt)

Dir si són cert (C) o fals (F) les següents afirmacions sobre el protocol Handshaking en el cas on l'emissor inicia la comunicació.

- a. Per poder posar el senyal de Req a 1 el senyal d'Ack ha d'estar a 0
- **b.** És impossible que tant Ack com Req estiguin a 1 simultaneament
- c. És possible que Ack i Req estiguin a 0 simultàniament
- **d.** La dada ha d'estar estable al bus abans de posar el senyal de Req = 1
- e. Ack = 1 vol dir que la dada està estable a l'emissor
- f. El temps que Reg=1 és sempre major que el temps que Ack està a 1
- g. Un cop Req val 1, llavors cal enviar la dada

| а | b | С | d | е | f | g |
|---|---|---|---|---|---|---|
|   |   |   |   |   |   |   |

# Exercici 6. (1,5 punts)

Volem implementar un CLS amb una entrada d'un bit X i una sortida d'un bit W. El circuit ha de calcular el valor de la sortida w(c) = !x(c-2) per c=0, 1, 2 ... i amb x(-2)=0 x(-1)=0. La sequent taula correspon a un cronograma

simplificat del comportament del circuit :

| Cicle | 0 | 1 | 2 | 3 | 4 | 5 |
|-------|---|---|---|---|---|---|
| X     | 0 | 0 | 1 | 0 | 1 | 0 |
| w     | 1 | 1 | 1 | 1 | 0 | 1 |

Completeu el seguent graf d'estats



## Exercici 7. (2,5 punts)

Volem dissenyar un PPE que implementi un decrementador (bloc DEC). Es tracta d'un circuit com el de la figura. Els senyals d'entrada son *Ini* i *Dec*, i un bus de dades de n bits X. Els senyals de sortida son Fi i un bus de dades W de n bits. Sigui c el cicle on Ini(c)==1, llavors el valor en X es mostrarà pel bus de dades W en el cicle següent: W(c+1)=X(c). Quan en algun cicle posterior W(c+k+2)=W(c+k+1)-1, Dec(c+k)==1,llavors W(c+k+2)=W(c+k+1). Si en el cicle m la sortida W(m)==0, llavors el circuit activa el senyal Fi en el següent cicle m+1: Fi(m+1)=1. El PPE ignora el senyal Ini des del cicle c+1 fins el cicle



m (c<m). El PPE ignora el senyal Dec en el cicle c i en el cicle m+1 (c<m). Es a dir, el PPE ignora Dec en els cicles on no ignora Ini, i no ignora Dec en els cicles en que ignora Ini. El següent cronograma simplificat mostra el comportament del bloc DEC.

| Cicle   | 0  | 1  | 2  | 3  | 4  | 5  | 6  | 7  | 8  |
|---------|----|----|----|----|----|----|----|----|----|
| Ini Dec | 10 | 01 | 01 | 00 | 01 | 01 | 00 | 00 | 00 |
| X       | 3  | 3  | 3  | 3  | 3  | 3  | 3  | 3  | 3  |
| W       |    | 3  | 3  | 2  | 1  | 1  | 0  | -1 | 3  |
| Fi      | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  |

#### Es demana:

a) Donat el següent esquema del circuit, identifiqueu cada senyal i bloc del circuit.

**Senyals:** Mx, Ld, Clk, Zero **Blocs:** REG, REGwLd, Z, -1 (CLC que resta 1). Contestar en la següent taula. (0,5 punts)

b) Completeu el graf d'estats de la UC del circuit DEC. (1,5 punts)





| Ini, Dec, Z | ero                           |                                |                                |                                |
|-------------|-------------------------------|--------------------------------|--------------------------------|--------------------------------|
| E; Mr. d    | E <sub>o</sub> S <sub>o</sub> | E <sub>1</sub> /S <sub>1</sub> | E <sub>2</sub> /S <sub>2</sub> | E <sub>3</sub> /S <sub>3</sub> |
|             |                               |                                |                                |                                |

| Estat          | Fi | Mx | Ld |
|----------------|----|----|----|
| S <sub>0</sub> |    |    |    |
| S <sub>1</sub> |    |    |    |
| S <sub>2</sub> |    |    |    |
| S <sub>3</sub> |    |    |    |

c) Indiqueu quins senyals formen la paraula de control i quins la paralula de condició. Quants biestables fan falta per implementar aquest circuit en el model de Moore ? (0,5 punts)

| Paraula de Control | Paraula de Condició | #Biestables |
|--------------------|---------------------|-------------|
|                    |                     |             |
|                    |                     |             |